檢索結果:共39筆資料 檢索策略: "鍾勇輝".cadvisor (精準)
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本篇論文研究嘗試了一種多相位次取樣鎖相迴路。為了降低抖動,鎖相迴路使用次取樣技術來產生低抖動性能的8相位輸出,並以此架構來滿足多通道類比數位轉換器之應用,其輸出頻率範圍為300MHz至500MHz。…
2
本論文實現一個十二位元、每秒一億次取樣之連續漸進式類比數位轉換器(SAR ADC)。為了達到每秒一億次取樣的操作速度,使用次階漸進式 (Sub-Ranged SAR)的架構。主要以連續漸進式類比數位…
3
本論文著重在於CMOS製程下,設計出一個高性能且滿足高解析度要求的類比數位轉換器(Analog-to-Digital Converter, ADC),可以用於通訊與影像中。我們設計出一個十四位元每秒…
4
本論文實現兩個連續漸近式類比數位轉換器。第一個是在0.18微米CMOS製程實現一個十二位元、每秒二千萬次取樣的連續漸進式類比數位轉換器;第二個是在55奈米低功耗CMOS製程實現一個十二位元、每秒六千…
5
本論文分別實現十位元、每秒一億萬次取樣之逐漸逼近式類比數位轉換器和十二位元、每秒一億萬次取樣之逐漸逼近式類比數位轉換器。使用二進位加權電容陣列來達到十二位元的精確度,並採用所提出之電容交換技術改善線…
6
本論文提出一個採用電容校正技術之十六位元每秒一百萬次取樣的逐次漸進式類比數位轉換器。對於一個十六位元類比數位轉換器而言,有兩個主要的設計考量。對於雜訊而言,採用靜態前置放大器來抑制比較器所貢獻的雜訊…
7
在本論文中,探討了一個十六位元殘值超取樣搭配二元視窗的十六位元逐次漸進式(successive-approximation register, SAR) 類比數位轉換器(analog-to-digi…
8
高解析度的數位類比轉換器中大多會使用校正電路改善由製程變異或佈局繞線寄生效應造成的非線性誤差,然而大多數的校正方法需要精確的量測輸出電壓的誤差值。本論文提出一種全新的校正方法來對DAC進行校正,能夠…
9
本論文探討一個使用背景校正技術之十四位元每秒二億五千萬次取樣雙通道時間交錯式類比數位轉換器。以管線化連續漸進式架構來說,第一級為主要的速度限制。為了緩解此問題,本論文使用次階式架構、二位元視窗切換技…
10
本論文實現一個十位元高速取樣之乒乓(Ping-Pong)骨牌式(Domino)漸進式類比數位轉換器(SAR ADC)以及一個十位元高速取樣之連續漸進式類比數位轉換器。以SAR ADC為基礎,為了…