簡易檢索 / 詳目顯示

研究生: 曾筱庭
Siao-Ting Zeng
論文名稱: AD/DA轉換模組之系統整合
System Integration for AD/DA Converter
指導教授: 王煥宗
Huan-Chun Wang
口試委員: 林敬舜
Ching-Shun Lin
王煥宗
Huan-Chun Wang
葉濰銘
Wei-Ming Yeh
宋靜怡
Jing-Yi Song
翁子育
Tzu-Yu Weng
學位類別: 碩士
Master
系所名稱: 電資學院 - 電子工程系
Department of Electronic and Computer Engineering
論文出版年: 2017
畢業學年度: 105
語文別: 中文
論文頁數: 48
中文關鍵詞: AD/DA轉換模組FPGA嵌入式系統VLC Media Player
外文關鍵詞: AD/DA converter, FPGA, Embedded System, VLC Media Player
相關次數: 點閱:175下載:0
分享至:
查詢本校圖書館目錄 查詢臺灣博碩士論文知識加值系統 勘誤回報
  • 本論文主要目的是整合FPGA開發板以及AD/DA轉換模組,並以未來能應用在光通訊上為目標,首先調整轉換模組的初始化硬體參數以提高傳輸速度,並使用正交分頻多工(Orthogonal Frequency-division Multiplexing, OFDM)系統來傳輸資料,因為在基頻會有訊號失真的情況,需要高頻演算法先將資料升到高頻,又因為光通訊是使用單一路徑來傳輸,所以會合併成單一路徑再傳送資料,最後藉由VLC Media Player透過Ethernet傳送影片資料到系統中進行實際測試,來驗證系統架構是否有誤。


    This thesis proposes the integration of FPGA and AD/DA Converter which is applied for visible light communication (VLC) in the future. We first adjust the parameters of AD/DA converter hardware initialization to increase the transmission speed, and then use orthogonal frequency-division multiplexing (OFDM) to transmit data. Due to the signal distortion in the baseband, we need high frequency algorithm to shift the central frequency to high frequency. Furthermore, VLC uses one path to send the data, so we merge two paths into one path. Finally, we use VLC media player to send video data to the system to verify our design.

    圖目錄 v 第一章 緒論 1 1.1 研究背景 1 1.2 研究限制 2 1.3 論文架構 2 第二章 原始版本 3 2.1 架構 3 2.2 建立XPS 5 2.3 量測結果 6 第三章 OFDM TX/RX傳輸架構版本 7 3.1 架構 7 3.2 硬體初始化設定 9 3.2.1 AD/DA轉換模組基本架構 9 3.2.2 AD/DA轉換模組內部元件初始化設定 12 3.2.2.1 內部元件:CDCE72010 12 3.2.2.2 內部元間:ADS62P49 14 3.2.3 修改結果 15 3.3 升降頻演算法 16 3.4 量測結果 19 第四章 高頻演算法版本 22 4.1 架構 22 4.2 原理 24 4.3 量測結果 25 第五章 應用:利用VLC Media Player傳輸串流影片 29 5.1 操作步驟 29 5.2 實驗參數 32 5.3 結果 34 5.4 Throughput限制 36 第六章 結論與未來展望 39 附錄: 附錄A 實作平台 40 A.1 Virtex-7 FPGA VC707開發板 40 A.2 FMC150開發板 42 附錄B 修改硬體版本 45 B.1 專案屬性 45 B.2 pin腳 46 B.3 量測結果 47 參考文獻 48

    [1] 4DSP LLC. FMC150 User Manual. 2010.
    [2] Texas Instruments. Dual Channel 14-/12-Bit, 250-/210-MSPS ADC With DDR LVDS and Parallel CMOS Outputs. 2011.
    [3] Texas Instruments. DAC3283 Dual-Channel, 16-Bit, 800 MSPS, Digital-to-Analog Converter (DAC). 2015
    [4] Texas Instruments. Ten Output High Performance Clock Synchronizer, Jitter Cleaner, and Clock Distributor. 2012.
    [5] Xilinx. Virtex-7 T and XT FPGAs Data Sheet: DC and AC Switching Characteristics – ds183. 2016.
    [6] 4DSP LLC. Schematics FMC150 r1.2. 2010.
    [7] Xilinx. Xilinx 7 Series FPGA and Zynq-7000 All Programmable SoC Libraries Guide for HDL Designs. 2013.
    [8] Xilinx .ML605 Hardware User Guide. 2012.
    [9] AVNET. Xilinx® Virtex®-6 DSP Development Kit with High-Speed Analog. 2011.
    [10] Xilinx. VC707 Evaluation Board for the Virtex-7 FPGA User Guide. 2016.
    [11] Xilinx. 7 Series FPGAs SelectIO Resources User Guide. 2015.
    [12]鳥哥. 鳥哥的Linux私房菜:伺服器架設篇(第三版). 碁峰. 2011

    無法下載圖示 全文公開日期 2022/08/28 (校內網路)
    全文公開日期 本全文未授權公開 (校外網路)
    全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)
    QR CODE