檢索結果:共66筆資料 檢索策略: ckeyword.raw="注入鎖定除頻器"
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
鎖相迴路(Phase-locked loops)簡稱PLL,是一種利用反饋(Feedback)控制原理來實現頻率以及相位的控制同步技術,鎖相電路目前被廣泛運用在各種領域,如電子計算機、廣播、…
2
本篇論文提出了三顆不同結構的注入鎖定除頻器,分別為三頻帶除二注入鎖定除頻器、單頻帶除四注入鎖定除頻器以及雙頻帶除二注入鎖定除頻器。 首先,第一顆晶片是使用台積電(TSMC) 0.18 um 製程來實…
3
本篇論文提出四種不同架構的注入鎖定除頻器,分別為使用線性混波技術的三共振RLC共振腔除四注入鎖定除頻器、雙頻同時振盪的除二注入鎖定除頻器、使用電流再利用架構的除四注入鎖定除頻器及使用電流再利用架構的…
4
此文章分為三個部分,第一個是一個寬頻範圍鎖定除三/除五除頻器,第二個是寬頻範圍鎖定除五除頻器,最後一個是寬頻範圍鎖定除三除頻器,三者皆使用了標準台積電0.18微米製程去實現。 第一個電路,呈現一個電…
5
在無線通訊收發機中,鎖相迴路是用於實現頻率及相位的同步技術。在鎖相迴路裡面,包含頻率相位偵測器、充電幫浦、迴路濾波器、電壓控制震盪器、除頻器是主要組成的核心電路,我們主要的研究方向是電壓控制震盪器及…
6
第一部分,呈現是使用一個電容性交叉耦合的注入鎖定除二除頻器,實現於台積電(TSMC)點一八製程,晶片面積為0.550 × 1.027 mm2,此架構由兩個N型金氧半電晶體交錯耦合對為中心所組成的電壓…
7
本論文提出三個除頻器,第一個電路先描述一個低功耗除二寬鎖頻範圍注入鎖定除頻器,使用 TSMC 0.18 μm CMOS製程。此注入鎖定除頻器是除二電路。量測結果為供應電壓0.4 V,核心電流為3.8…
8
首先,本論文提出一個三頻帶注入鎖定除三除頻器被實現在台積電點一八製程。此電路是以交叉耦合的壓控振盪器作為基礎,並加上六階RLC共振腔來實現。此電路在可調電壓下,可以產生三個振盪頻帶與三個鎖頻範圍。在…
9
現代的無線通訊系統,其中之頻率合成器的功能是處理訊號頻率的升降頻。於頻率合成器電路中,電壓控制振盪器與除頻器是很重要的核心電路。就電壓控制振盪器而言,其設計必須提供低相位雜訊的輸出,進而避免相鄰雜訊…
10
無線通訊系統在現代社會中快速的成長,其要求高速度以及極小誤差的情況下,PLL的特性將會是其要求的重點,PLL中包含相位比較器、迴路濾波器、壓控振盪器、除頻器等,其中又以壓控振盪器為最重要的部分,要求…