檢索結果:共3筆資料 檢索策略: ckeyword.raw="延遲迴繞" and ckeyword.raw="鎖相迴路"
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本論文提出以多維延遲陣列為基礎,結合相位排序及選擇技術實現多通道數位至時間轉換器(Digital-to-Time Converter, DTC),將參考時脈訊號利用鎖相迴路(Phase-Locked…
2
本論文提出兩個以利用現場可程式化閘陣列(FPGA)所實現的電路架構,分別是以鎖相迴路(PLL)與延遲矩陣所設計之數位至時間轉換器(DTC) ,與基於脈衝縮放延遲線(PSDL)設計的數位脈波寬度調變(…
3
本論文提出了一種基於環形振盪器的新型類差動脈衝縮放高解析度溫度感測器架構,大幅減少邏輯元件的使用量。此架構包含三組絕對溫度成正比(PTAT)的環形振盪器,其中兩組具有相近的低溫敏特性,形成類差動輸出…