檢索結果:共5筆資料 檢索策略: cadvisor.raw="姚嘉瑜" and ckeyword.raw="鎖相迴路"
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本論文提出一個具有2.97 ps時間解析度且量測範圍達389 ns之時間至數位轉換器(Time-to-Digital Converter, TDC),TDC以計數器法實現。系統使用多相位之鎖相迴路(…
2
本論文研究為應用於無線定位RFID系統之鎖相迴路設計,其中提供系統運作在925MHz及903MHz的載波訊號為本論文之設計重點,以下世代雙頻段的架構設計,突破以往單頻段設計,可使被動式Tag能有效工…
3
本論文之頻率合成器使用UMC 0.18μm製程,以Full-custom設計流程來實現,並以ISM-band 5.725GHz~5.875GHz為標的,設計工作頻段5.04GHz~5.175GHz的…
4
鎖相迴路發展至今已有十多年歷史,大量文獻提出完整的架構來改善迴路穩定性、穩定時間、迴路頻寬,類比式鎖相迴路相較於數位式的好處為可實現高操作速度的目標,但抖動與參考頻率干擾高低仍是影響鎖相迴路好壞的關…
5
本論文之頻率合成器使用TSMC 0.18μm CMOS製程,以ISM頻段5.725-5.850 GHz為標的,設計振盪頻段5.2GHz ~ 5.4GHz之頻率合成器,其中通道間距8MHz。分別在迴路…