簡易檢索 / 檢索結果

  • 檢索結果:共11筆資料 檢索策略: "Field Programmable Gate Array (FPGA)".ekeyword (精準)


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    實做於FPGA之適用於人臉偵測之高硬體效率色彩分割演算法
    • 電子工程系 /98/ 碩士
    • 研究生: 胡凱提 指導教授: 阮聖彰
    • 在人臉偵測的數位影像系統中,膚色與唇色為人臉特徵中最明顯的資訊。但由於分析一張影像的整體色彩資訊相當的複雜且需要較大量的運算,因此許多人臉偵測技術並不適合直接實現於硬體中。 本篇論文研發出一…
    • 點閱:248下載:6

    2

    以現場可程式化閘陣列實現延遲回繞法為基礎之時間至數位轉換器
    • 電子工程系 /100/ 碩士
    • 研究生: 賴威諭 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(field programmable gate array, FPGA)並利用延遲回繞法為基礎的時間至數位轉換電路(Time-to-digital conve…
    • 點閱:455下載:0
    • 全文公開日期 2017/07/10 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    3

    以現場可程式化閘陣列實現低製程、電壓與溫度變異敏感性之時間至數位轉換電路
    • 電子工程系 /99/ 碩士
    • 研究生: 鄭秀喆 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(field programmable gate array, FPGA)並能夠抵抗製成、電壓與溫度(process-voltage-temperature, …
    • 點閱:284下載:1
    • 全文公開日期 2016/07/26 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    4

    以現場可程式化閘陣列實現基於延遲迴繞與加總平均法之改良式時間至數位轉換電路
    • 電子工程系 /103/ 碩士
    • 研究生: 蕭雅雲 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用延遲迴繞與加總平均法為基礎的改良式時間至數位轉換電路(Time-to-Digita…
    • 點閱:345下載:0
    • 全文公開日期 2020/08/02 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 2020/08/02 (國家圖書館:臺灣博碩士論文系統)

    5

    以現場可程式化閘陣列實現延遲迴繞法搭配相位排序法之高精度時間至數位轉換電路
    • 電子工程系 /102/ 碩士
    • 研究生: 蔡為翔 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array, FPGA)並利用延遲迴繞法為基礎的時間至數位轉換電路(Time-to-digital conve…
    • 點閱:307下載:0
    • 全文公開日期 2019/08/04 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    6

    不同階數渾沌系統之特性分析與控制及其FPGA實現
    • 自動化及控制研究所 /106/ 碩士
    • 研究生: 張芸甄 指導教授: 楊振雄
    • 本文主要對一個自行設計的三維度非線性渾沌系統進行研究,藉由相圖、平衡點、李亞普諾夫指數、頻譜熵值…等技術,探討各階數不同的特性及其運動行為,分析各階數的特色,比較不同階數之間的差異,並利用收斂速度…
    • 點閱:345下載:0
    • 全文公開日期 2023/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    7

    以雙鎖相迴路與雙倍資料率實現之現場可程式化閘陣列數位至時間轉換器
    • 電子工程系 /105/ 碩士
    • 研究生: 吳念儒 指導教授: 陳伯奇
    • 隨著積體電路技術之精進,現今的電路功能日趨複雜。為了滿足大量製造之需求,自動測試成為積體電路製造過程中非常重要的一環。其中,自動測試儀器被廣泛運用,其前端模組核心電路之一即為數位至時間轉換器(Dig…
    • 點閱:328下載:0
    • 全文公開日期 2022/08/17 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    8

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣搭配雙倍資料率為基礎之高精度時間至數位轉換器
    • 電子工程系 /106/ 碩士
    • 研究生: 藍建廷 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:324下載:0
    • 全文公開日期 2023/08/20 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    9

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣為基礎之高精度時間至數位轉換器
    • 電子工程系 /104/ 碩士
    • 研究生: 鍾玉壽 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:417下載:0
    • 全文公開日期 2021/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    10

    5G NR LDPC解碼加速器其吞吐量感知排程之設計
    • 自動化及控制研究所 /111/ 碩士
    • 研究生: 黃宏銘 指導教授: 徐勝均
    • 點閱:372下載:0
    • 全文公開日期 2026/02/09 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)