檢索結果:共3筆資料 檢索策略: "key expansion".ekeyword (精準)
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本論文設計一個高硬體效率無記憶體的AES加解密系統,著重於的電路架構實現,適合使用在高吞吐量與硬體資源較少的應用,特別是低功耗的系統。 本論文中金鑰擴展電路使用即時運算(on-the-fly)產生回…
2
論文中提出了一個低成本架構的AES加解密晶片,並且金鑰擴展單元為較省面積的即時運算架構,且能夠依使用者來選擇金鑰的長度,分別為128位元、192位元以及256位元。且依據AES演算法實現出來的加解密…
3
本論文中提出了一個低成本的 AES 處理器架構,以使用指令的方式,每次處理一筆 128 位元的輸入資料。資料與外部金鑰以每次 32 位元方式依序輸入,外部金鑰可支援 AES 128/192/256 …