簡易檢索 / 檢索結果

  • 檢索結果:共6筆資料 檢索策略: ckeyword.raw="時脈產生器"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    以FPGA設計與實現之全數位式鎖相迴路
    • 電子工程系 /107/ 碩士
    • 研究生: 曾珊儀 指導教授: 林銘波
    • 許多附有快速鎖定功能全數位式鎖相迴路(all-digital phase-locked loop)在過去被提出,但往往都是花大面積與高功耗去達成。而在終端裝置應用中,要求嵌入式系統低功率和低成本,但…
    • 點閱:809下載:0
    • 全文公開日期 2024/07/22 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    應用於動態調節頻率之電源管理並具低抖動快速鎖定之時脈產生器與時脈誤差修正電路設計
    • 電機工程系 /103/ 博士
    • 研究生: 何永祥 指導教授: 姚嘉瑜
    • 在本論文中,首先被提及的是使用我所提出的相位與頻率誤差補償技術之全數位式鎖相迴路,其利用相位誤差補償技術來大幅減輕傳統鎖相迴路存在的相位誤差累積問題,再搭配頻率誤差補償技術來計算出目前輸出頻率與鎖定…
    • 點閱:471下載:1
    • 全文公開日期 2020/07/28 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    3

    以兩組多相位鎖相迴路實現之高精度數位至時間轉換器
    • 電子工程系 /97/ 碩士
    • 研究生: 王堉鋅 指導教授: 陳伯奇
    • 隨著積體電路系統的發展,對各種高解析度之轉換器需求也急速的增加,因此高精度數位至時間轉換器的地位也日漸重要,其最主要應用在許多自動測試儀器及晶片上,迄今已發展出各種不同的架構及電路形式,適用於各項測…
    • 點閱:278下載:7

    4

    雙PLL核心之高精度數位至時間轉換器
    • 電子工程系 /96/ 碩士
    • 研究生: 嚴吉緯 指導教授: 陳伯奇
    • 隨著積體電路系統的發展,對各種高解析度之轉換器需求也急速的增加,因此高精度數位至時間轉換器的地位也日漸重要,其最主要應用在許多自動測試儀器及晶片上,迄今已發展出各種不同的架構及電路形式,適用於各項測…
    • 點閱:343下載:4
    • 全文公開日期 2013/07/20 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    5

    低抖動鎖相迴路之電路設計與實現
    • 電子工程系 /108/ 碩士
    • 研究生: 黃弘鈞 指導教授: 鍾勇輝
    • 本篇論文研究提出了一種多相位低抖動鎖相迴路。並且為了防止由於輸出頻率引起的阻尼因數和迴路頻寬對輸入訊號比變化,鎖相迴路使用自偏壓技術來產生具有低抖動性能的8相位輸出,並以此提出三種架構來滿足多通道類…
    • 點閱:167下載:5

    6

    CMOS類比/數位式脈波寬度控制迴路設計與實作
    • 電機工程系 /98/ 碩士
    • 研究生: 王維庸 指導教授: 楊湰頡
    • 隨著CMOS製程的進步,電路系統朝著高度整合與高速的方向發展,大部份的數位及混合訊號系統中,使用大量的時脈訊號來控制電路,因此,如何維持時脈訊號頻率、相位和責任週期的準確度,成為相當重要的課題。在頻…
    • 點閱:251下載:1
    • 全文公開日期 2015/07/29 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)
    1